91porn。com Cadence 17.4 学习手册----PCB的绘图
一、掀开软件
1、点击 PCB Editor 17.4 软件 91porn。com
图片
2、弹削发具聘请框,按图中所示进行聘请,点击OK图片
二、新建PCB工程一、新建工程文献 1、点击 File - New… 新建PCB工程
图片
2、弹出如下对话框,对封装(Drawing name)进行定名,聘请绘图类型(Drawing Type):Board图片
3、点击Browse…,聘请PCB存储旅途图片
二、缔造工程文献 1、缔造单元和桌面大小 点击菜单栏Setup - Design Parameters…
图片
点击Design页面,缔造参数图片
2、缔造库文献旅途 点击菜单栏Setup - User Preferences…图片
聘请 Paths - library,点击padpath的Value按钮,需先将默许的$padpath删除,再新建、聘请焊盘库的旅途。图片
点击 Apply -OK 三、绘图PCB一、缔造层叠板材 1、点击菜单栏的setup,聘请Cross-section
图片
图片
2、点击层名,右键,聘请添加层,一般聘请红框中的图片
3、缔造层参数 Layer Function(☆)、Thickness(☆☆☆)和 Material(☆☆)图片
二、绘图板框 1、导入板框(DXF文献)
导入的板框 默许是在Outline层,需使用Z-Copy号令将其复制到Design_Outline层
2、绘图板框 在Design_Outline层绘图板框 .
图片
在cutout层可绘图板内孔槽图片
举例:图片
3D恶果:图片
三、绘图布线层 ❖ 边框 点击菜单栏Edit,聘请Z-Copy
图片
聘请 Route Keepin,在Size聘请Contract,缔造内缩尺寸0.2mm图片
使用鼠标拖动框选边框少量即可,然后右键Done完成❖ 板内孔槽 板内孔槽缔造布线层相同使用Z-Copy号令,在options选项卡中聘请Route Keepout91porn。com, 缔造外扩参数,然后使用鼠标拖动框选边框少量即可,临了右键Done完成
图片
四、导上钩表 1、点击菜单栏File-Import,聘请Logic/Netlist…
图片
2、聘请导入文献类型和文献旅途,点Import完成
图片
五、扬弃器件 1、点击菜单栏Place,聘请Manually…
图片
六、扬弃过孔 1、需先在Padstack Editer软件中制作一个过孔并保存 *需缔造过孔大小和过孔盘
2、点击菜单栏Setuo-Constraints聘请Physical…
图片
3、按序点击All Layers,找到Vias,点击PCS这一排弹出Edit Via List 窗口,再左边窗口聘请需要添加的过孔,双击添加到右边窗口,点击OK完成。
图片
4、在PCB图中画线经过中右键Add Via可添加过孔,可在Option选项中聘请过孔到哪一层和使用哪个过孔
图片
七、缔造阻抗为止线 1、缔造参考平面
图片
缔造参考平面后,可在Signal integrity栏稽查、缔造线宽对应的阻抗图片
2、在“敛迹管理器”的“Electrical Constraint Set-Routing-Impedance”中,新建“阻抗端正”
图片
图片
3、在 ”Net-Routing-Impedance"中,对需要阻抗为止的线期骗“阻抗端正”
图片
4、在菜单栏的"Setup-Constraints-Modes…中,勾选Electrical-impedance,添加阻抗端正DRC查验,点击Apply期骗
图片
图片
5、稽查阻抗为止线实践阻抗 在敛迹管理器的”Net-Routing-Impedance"中可稽查实践阻抗
图片
6、对阻抗有问题的线进行从头绘图时,线宽会自动变为符合的50匹配线宽
四、问题1、封装库的旅途缔造
图片
Ø Devpath:第三方网表(Other形态导出的网表)导入PCB时须缔造的旅途,要是是用第一方网表导入无谓进行缔造。它的作用是指定导网表时需要的PCB封装的device文献,文献里有纪录PCB封装的管脚信息,导第三方网表时会将device文献中的内容与网表中的管脚信息进行比对; Ø Padpath:PCB封装的焊盘存放旅途; Ø Psmpath:PCB封装文献、PCB封装焊盘中使用的Flash文献、PCB封装焊盘使用的Shape文献等内容的存放旅途。 Ø steppath:元器件3D模子的存放旅途
2、装璜一语气线 1、点击菜单栏的Display-Blank Rats-All
图片
2、袒露一语气线聘请 Show Rats
3、装璜器件填塞的层 1、点击菜单栏的Display-Color/Visibility…
图片
2、先点击off,关闭总计层,然后再聘请需要袒露的层 一般需要袒露的层: ● 电气层:Top,GND,Power,Bottom ● 丝印层:Geometry- package geometry:Silksrceen_Top,Silksrceen_Bottom ● 机械层:Geometry- Board geometry:Design_Outline,Cutout ● 布线层:Areas:Route keepout,Route keepin ● 器件标号:Component-Ref des:Silkscreen_Top,Silksrceen_Bottom
4、快捷键的缔造 1、在电脑内部找到cadence的env文献,点击使用文本掀开
图片
2、按图中要乞降设施缔造快捷键
图片
需要Ctrl键的可在字母前加~ ,举例:~s暗示Ctrl+s。5、GND焊盘与敷铜十字一语气 1、点击菜单栏的Shape-Global Dynamic Params…,弹出缔造窗口,聘请Thermal relief connects
图片
6、敷铜间距缔造 1、点击菜单栏的Shape-Global Dynamic Params…,弹出缔造窗口,聘请Clearances
图片
7、修改丝印 1、点击菜单栏Setup - Design Parameters…,在Text栏中将常用的字符粗细改为0.127
图片
8、钻孔表放不不了 要是报如下所示失实,讲明PCB的责任区域大小不够,将责任区域的大小改大即可
图片
色吧性爱9、更新器件的封装 1、点击菜单栏Place - Update Symbols…,
图片
2、在弹出的对话框中单击package symbol 前的 >,聘请要更新的封装,勾选 update symbol padstacks 和 Ignore FIXED property,单击Refresh即可更新封装
图片
3、若封装未能更新91porn。com,可删除元件,从头导上钩表
本站仅提供存储劳动,总计内容均由用户发布,如发现存害或侵权内容,请点击举报。